

已閱讀1頁,還剩56頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、代號代號分類號分類號學號學號密級密級1070110701TN4TN4公開公開10784907311078490731題(中、英文)(中、英文)目網(wǎng)絡處理器中網(wǎng)絡處理器中PCI總線的應用與驗證總線的應用與驗證PCIApplicationVerificationinwkProcess作者姓名作者姓名雷明方指導教師姓名、雷明方指導教師姓名、職務職務馬佩軍副教授馬佩軍副教授學科門類學科門類工學工學提交論文日期提交論文日期二〇一三年一月二〇一三年
2、一月學科、專業(yè)學科、專業(yè)軟件工程軟件工程摘要摘要摘要在過去幾十年,隨著IC技術(shù)的高速發(fā)展,世界發(fā)生了翻天覆地的變化?;ヂ?lián)網(wǎng)的出現(xiàn)使原本偌大的世界變得更小,這一切都得益于因特網(wǎng)和相關(guān)的網(wǎng)絡設備給我們帶來的巨大好處。網(wǎng)絡處理器是用來執(zhí)行數(shù)據(jù)處理和轉(zhuǎn)發(fā)的高速可編程處理器。它的結(jié)構(gòu)設計使其除了擁有ASIC的高速處理能力,同時又有很強大的可編程特性。而網(wǎng)絡處理器中的PCI總線是一種適合工業(yè)標準、低成本、高性能的局部總線結(jié)構(gòu)。PCI總線的應用范圍十
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 網(wǎng)絡處理器微引擎總線仲裁器設計與驗證研究.pdf
- 多核網(wǎng)絡處理器片上總線的設計與驗證.pdf
- 網(wǎng)絡處理器驗證平臺的設計.pdf
- 網(wǎng)絡數(shù)據(jù)處理器驗證技術(shù).pdf
- 網(wǎng)絡處理器PCI橋IP Core的設計與實現(xiàn).pdf
- 多核網(wǎng)絡處理器總線協(xié)議設計與實現(xiàn).pdf
- 網(wǎng)絡處理器架構(gòu)的研究與應用.pdf
- 應用于GPU中的PCI總線從通道的設計與驗證.pdf
- 網(wǎng)絡處理器在包轉(zhuǎn)發(fā)中的應用與研究.pdf
- XDNP網(wǎng)絡處理器快速總線接口FBI設計與實現(xiàn).pdf
- 基于PCI總線的128通道HDLC處理器芯片的研究.pdf
- 基于片上網(wǎng)絡多核處理器設計與協(xié)同驗證.pdf
- 圖形處理器的仿真驗證.pdf
- 基于多總線可重構(gòu)處理器的L2Cache的設計與驗證.pdf
- 網(wǎng)絡處理器快速總線接口中哈希單元的設計與研究.pdf
- 基于網(wǎng)絡處理器的介質(zhì)交換控制總線接口研究與設計.pdf
- 網(wǎng)絡處理器中處理單元的設計與實現(xiàn).pdf
- 基于分離傳輸?shù)木W(wǎng)絡處理器片上總線設計與實現(xiàn).pdf
- 基于FPGA的網(wǎng)絡協(xié)議處理器設計及驗證.pdf
- DSP處理器中數(shù)據(jù)Cache的設計和驗證.pdf
評論
0/150
提交評論