異構多核SoC中簇節(jié)點設計技術研究.pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、多核技術在集成電路產(chǎn)業(yè)中日益受到關注,以異類計算節(jié)點(如CPU、DSP、硬件加速器等)為特征的異構多核SoC成為研究熱點之一。其中,根據(jù)應用特征,設計計算簇節(jié)點架構(如簇內(nèi)通訊架構和硬件加速單元等)具有一定的探索空間。本文以異構多核SoC中的計算簇節(jié)點為研究對象,著重考察CORDIC協(xié)處理器設計技術,分析總線仲裁方法。
  本文的主要工作如下:
  1、評估基于浮點協(xié)處理器軟核的設計性能。以Microblaze軟核處理器中自

2、帶的浮點處理單元為分析對象,分析不同運算類型下的性能。實驗結果表明,該軟核浮點協(xié)處理器對于加、減、乘、除的浮點運算周期尚可接受,但對于正余弦、冪次方、方均根等運算的周期比較大。
  2、設計基于CORDIC的浮點協(xié)處理器架構,給出常見計算操作的數(shù)據(jù)處理方案。通過實驗分析CORDIC算法對于浮點運算的能力,設計正余弦操作算法,并將CORDIC運算結果與實際數(shù)值進行比較。實驗結果表明,采用16級流水線迭代CORDIC算法實現(xiàn)的正余弦函

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論