數字信道化接收機接口設計與PCI驅動開發(fā).pdf_第1頁
已閱讀1頁,還剩72頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、電子戰(zhàn)接收機用于偵查接收雷達信號和通信信號,是電子戰(zhàn)中偵察系統(tǒng)和情報保障體系中的重要組成部分。本文介紹了一種基于AD6654+FPGA+DSP+PCI9054硬件結構的數字信道化接收機板卡的接口設計,PCI驅動開發(fā)以及AD6654的配置。系統(tǒng)接口包括FPGA通過橋接芯片PCI9054與工控機CPCI總線通信的PCI接口,FPGA與DSP通信的全雙工鏈路口,以及FPGA與AD6654通信的SPI串口和并口。CPCI工控機的操作系統(tǒng)通過設備

2、驅動程序來控制接收機板卡,需要開發(fā)基于Windows操作系統(tǒng)的PCI驅動程序。直接下變頻器件AD6654負責A/D采樣和數字下變頻,也需要對其寄存器進行配置。 首先介紹了軟件無線電接收機基礎理論和本課題接收機的系統(tǒng)結構、工作流程、各部分的主要功能以及數據流量分析。 其次,詳細討論了系統(tǒng)中各個接口的設計。對于PCI接口,首先配置橋接芯片PCI9054,它是接收機板卡數據總線與工控機CPCI總線相連接的橋梁,負責將CPCI端

3、復雜的PCI協(xié)議信號轉換為相對簡單的本地端信號。再設計與PCI9054本地端連接的FPGA接口模塊,就實現了接收機板卡與CPCI工控機的通信。對于鏈路口,根據DSP-TS201規(guī)定的鏈路口協(xié)議,利用Quartus Ⅱ軟件提供的DDR處理IP核,在FPGA中設計將32位數據通過4對差分線進行數據傳輸的鏈路口發(fā)送和接收模塊。對于SPI串口與并口,根據各自的傳輸協(xié)議,設計FPGA的SPI串口模塊和并口模塊。其中SPI串口實現了系統(tǒng)對AD665

4、4寄存器的初始化配置,而AD6654下變頻處理后的數據通過并口傳給FPGA進行緩存和下一步處理。 本課題的接收機處理板是CPCI工控機的PCI設備。本文基于WDM設備驅動模型,使用DriverWorks工具軟件開發(fā)了針對Windows XP操作系統(tǒng)的信道化接收機PCI驅動程序。實現了Target和DMA傳輸模式下CPCI工控機對接收機板卡的數據讀寫操作。 最后介紹了新型直接下變頻器件AD6654的寄存器配置與下變頻相關濾

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論